×
验证码:
换一张
忘记密码?
记住我
CORC
首页
科研机构
检索
知识图谱
申请加入
托管服务
登录
注册
在结果中检索
科研机构
西安理工大学 [4]
内容类型
学位论文 [3]
期刊论文 [1]
发表日期
2012 [1]
2009 [3]
×
知识图谱
CORC
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共4条,第1-4条
帮助
限定条件
专题:西安理工大学
第一署名单位
第一作者单位
通讯作者单位
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
题名升序
题名降序
发表日期升序
发表日期降序
提交时间升序
提交时间降序
基于JTAG的GPS基带芯片可测性设计及后端实现
学位论文
: 西安理工大学, 2012
作者:
白家隆
收藏
  |  
浏览/下载:2/0
  |  
提交时间:2019/12/20
集成电路
JTAG技术
GPS基带芯片
可测性设计
内建自测试
全扫描链
边界扫描
基于JTAG的基带芯片可测试性结构的设计
学位论文
: 西安理工大学, 2009
作者:
亢敏
收藏
  |  
浏览/下载:1/0
  |  
提交时间:2019/12/20
基带芯片
带钢表面缺陷
结构设计
测试控制器
联合测试工作组
GPS基带芯片的可测性设计研究
学位论文
: 西安理工大学, 2009
作者:
王红敏
收藏
  |  
浏览/下载:2/0
  |  
提交时间:2019/12/20
全球定位系统基带芯片
可测性设计
内建自测试技术
测试覆盖率
GPS基带芯片中存储器的可测性设计
期刊论文
2009, 卷号: 32, 页码: 306-310
作者:
王红敏
;
高勇
;
杨媛
收藏
  |  
浏览/下载:2/0
  |  
提交时间:2019/12/25
基带芯片
可测性设计(DFT)
内建自测试(MBIST)
测试覆盖率
©版权所有 ©2017 CSpace - Powered by
CSpace