×
验证码:
换一张
忘记密码?
记住我
CORC
首页
科研机构
检索
知识图谱
申请加入
托管服务
登录
注册
在结果中检索
科研机构
北京大学 [2]
计算技术研究所 [2]
华南理工大学 [1]
内容类型
其他 [2]
期刊论文 [2]
会议 [1]
发表日期
2016 [3]
2015 [1]
×
知识图谱
CORC
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共5条,第1-5条
帮助
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
题名升序
题名降序
发表日期升序
发表日期降序
提交时间升序
提交时间降序
VANUCA: Enabling Near-Threshold Voltage Operation in Large-Capacity Cache
期刊论文
IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, 2016, 卷号: 24, 期号: 3, 页码: 858-870
作者:
Wang, Ying
;
Han, Yinhe
;
Li, Huawei
;
Li, Xiaowei
收藏
  |  
浏览/下载:19/0
  |  
提交时间:2019/12/13
Cache design
fault tolerant
multi-V-dd
near-threshold voltage (NTV)
nonuniform cache access (NUCA)
Wide Operational Range Processor Power Delivery Design for Both Super-Threshold Voltage and Near-Threshold Voltage Computing
期刊论文
JOURNAL OF COMPUTER SCIENCE AND TECHNOLOGY, 2016, 卷号: 31, 期号: 2, 页码: 253-266
作者:
He, Xin
;
Yan, Gui-Hai
;
Han, Yin-He
;
Li, Xiao-Wei
收藏
  |  
浏览/下载:18/0
  |  
提交时间:2019/12/13
voltage regulator
power delivery
near-threshold computing
multicore processor
New Insights into the Near-Threshold Design in Nanoscale FinFET Technology for Sub-0.2V Applications
其他
2016-01-01
Jiang, Xiaobo
;
Guo, Shaofeng
;
Wang, Runsheng
;
Wang, Yuan
;
Wang, Xingsheng
;
Cheng, Binjie
;
Asenov, Asen
;
Huang, Ru
收藏
  |  
浏览/下载:2/0
  |  
提交时间:2017/12/03
Design on Multi-bit Adder Using Sense Amplifier-Based Pass Transistor Logic for Near-Threshold Voltage Operation
其他
2015-01-01
Dang, Fangyuan
;
Wang, Yuan
;
Liu, Yuequan
;
Jia, Song
;
Zhang, Xing
收藏
  |  
浏览/下载:4/0
  |  
提交时间:2017/12/03
Near-threshold voltage (NTV)
low-power
sense amplifier
double pass-transistor logic (DPL)
multi-bit adder
Design on Multi-bit Adder Using Sense Amplifier-Based Pass Transistor Logic for Near-Threshold Voltage Operation (CPCI-S收录)
会议
作者:
Dang, Fangyuan[1,2]
;
Wang, Yuan[2]
;
Liu, Yuequan[2]
;
Jia, Song[2]
;
Zhang, Xing[2]
收藏
  |  
浏览/下载:1/0
  |  
提交时间:2019/04/11
Near-threshold voltage (NTV)
low-power
sense amplifier
double pass-transistor logic (DPL)
multi-bit adder
©版权所有 ©2017 CSpace - Powered by
CSpace