CORC  > 河北大学
基于FPGA数字乘法器的设计
王文理[1]; 王丽[2]; 田云霞[3]
刊名电脑知识与技术(学术交流)
2006
期号2页码:122-123
关键词FPGA 移位相加乘法器 加法器树乘法器 移位相加-加法器树混合乘法器
ISSN号1009-3044
DOIhttp://dx.doi.org/10.3969/j.issn.1009-3044.2006.02.065
URL标识查看原文
WOS记录号WOS:
内容类型期刊论文
URI标识http://www.corc.org.cn/handle/1471x/5983894
专题河北大学
作者单位[1]河北大学电子信息工程学院,河北,保定,071002[2]河北大学电子信息工程学院,河北,保定,071002[3]河北大学电子信息工程学院,河北,保定,071002
推荐引用方式
GB/T 7714
王文理[1],王丽[2],田云霞[3]. 基于FPGA数字乘法器的设计[J]. 电脑知识与技术(学术交流),2006(2):122-123.
APA 王文理[1],王丽[2],&田云霞[3].(2006).基于FPGA数字乘法器的设计.电脑知识与技术(学术交流)(2),122-123.
MLA 王文理[1],et al."基于FPGA数字乘法器的设计".电脑知识与技术(学术交流) .2(2006):122-123.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace