CORC  > 河北大学
低功耗,高性能多米诺电路电荷自补偿技术
汪金辉[1]; 宫娜[2]; 侯立刚[3]; 吴武臣[4]; 董利民[5]
刊名半导体学报
2008
卷号29期号:7页码:1412-1416
关键词自补偿电荷通路 功耗延迟积 Zipper CMOS全加器 多米诺电路
ISSN号0253-4177
DOIhttp://dx.doi.org/10.3321/j.issn:0253-4177.2008.07.038
URL标识查看原文
收录类别中文核心期刊要目总览CSCD
WOS记录号WOS:
内容类型期刊论文
URI标识http://www.corc.org.cn/handle/1471x/5966273
专题河北大学
作者单位[1]北京工业大学集成电路与系统研究室[2]河北大学电子信息工程学院[3]北京工业大学集成电路与系统研究室 北京100022[4]保定071002[5]北京100022
推荐引用方式
GB/T 7714
汪金辉[1],宫娜[2],侯立刚[3],等. 低功耗,高性能多米诺电路电荷自补偿技术[J]. 半导体学报,2008,29(7):1412-1416.
APA 汪金辉[1],宫娜[2],侯立刚[3],吴武臣[4],&董利民[5].(2008).低功耗,高性能多米诺电路电荷自补偿技术.半导体学报,29(7),1412-1416.
MLA 汪金辉[1],et al."低功耗,高性能多米诺电路电荷自补偿技术".半导体学报 29.7(2008):1412-1416.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace