CORC  > 北京航空航天大学
A Compare-and-Select Error Tolerant Scheme for Nonvolatile Processors
Wang, Zhibo; Hua, Rui; Liu, Yongpan; Yang, Huazhong
2016
会议名称Proceedings of the 2016 IEEE/ACM International Symposium on Nanoscale Architectures (NANOARCH)
会议日期2016-01-01
关键词Flip flop circuits Nanotechnology Error map Error tolerant Fault rates Memory macro Non-volatile Non-volatile flip-flops Errors
页码21-22
收录类别EI ; CPCI-S
URL标识查看原文
WOS记录号WOS:000389301500005
内容类型会议论文
URI标识http://www.corc.org.cn/handle/1471x/5955298
专题北京航空航天大学
推荐引用方式
GB/T 7714
Wang, Zhibo,Hua, Rui,Liu, Yongpan,et al. A Compare-and-Select Error Tolerant Scheme for Nonvolatile Processors[C]. 见:Proceedings of the 2016 IEEE/ACM International Symposium on Nanoscale Architectures (NANOARCH). 2016-01-01.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace