CORC  > 河北大学
45mm低功耗,高性能Zipper CMOS多米诺全加器设计
汪金辉[1]; 宫娜[2]; 耿淑琴[3]; 侯立刚[4]; 吴武臣[5]; 董利民[6]
刊名电子学报
2009
卷号37期号:2页码:266-271
关键词动态功耗 静态功耗 漏电流 Zipper CMOS多米诺全加器 电荷自补偿技术
ISSN号0372-2112
DOIhttp://dx.doi.org/10.3321/j.issn:0372-2112.2009.02.005
URL标识查看原文
内容类型期刊论文
URI标识http://www.corc.org.cn/handle/1471x/5114279
专题河北大学
作者单位1.北京工业大学集成电路与系统研究室,北京,100022
2.河北大学电子信息工程学院,河北保定,071002
推荐引用方式
GB/T 7714
汪金辉[1],宫娜[2],耿淑琴[3],等. 45mm低功耗,高性能Zipper CMOS多米诺全加器设计[J]. 电子学报,2009,37(2):266-271.
APA 汪金辉[1],宫娜[2],耿淑琴[3],侯立刚[4],吴武臣[5],&董利民[6].(2009).45mm低功耗,高性能Zipper CMOS多米诺全加器设计.电子学报,37(2),266-271.
MLA 汪金辉[1],et al."45mm低功耗,高性能Zipper CMOS多米诺全加器设计".电子学报 37.2(2009):266-271.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace