基于FPGA的时统终端设计
冯强
刊名微计算机信息
2008-10-01
期号29
中文摘要文章针对FPGA的结构与特点,经过分析研究,提出了一种基于现场可编程门阵列(fieldprogrammablegatearray,FP-GA)来实现对IRIG-B码(AC、DC码)的解码及各采样频率信号输出的新方法;与传统的方法相比,具有开放性、灵活性、体积小、功耗低、简单实用等优点,同时提高了同步精度,具有较强的抗干扰性。
公开日期2012-09-25
内容类型期刊论文
源URL[http://ir.ciomp.ac.cn/handle/181722/21361]  
专题长春光学精密机械与物理研究所_中科院长春光机所知识产出
推荐引用方式
GB/T 7714
冯强. 基于FPGA的时统终端设计[J]. 微计算机信息,2008(29).
APA 冯强.(2008).基于FPGA的时统终端设计.微计算机信息(29).
MLA 冯强."基于FPGA的时统终端设计".微计算机信息 .29(2008).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace