CORC  > 微电子研究所  > 中国科学院微电子研究所  > EDA中心
支持乱序调度的高效 LPDDR2 SDRAM 控制器的设计与实现
王力玉; 陈岚; 郝晓冉
刊名计算机应用研究
2015-07-01
英文摘要

随着处理器技术的快速发展,内存和处理器之间的性能差异越来越大,这已经制约了计算机系统的性能提升。提高内存的访存效率,以减小处理器与存储器之间的速度差异已成为该领域的研究热点。针对 SDRAM 存储芯片的结构特性 bank 并行性和打开行分别设计了具体的指令乱序调度策略。综合这两种调度策略,设计并实现了支持指令乱序调度的 LPDDR2 SDRAM 控制器。测试表明,本文设计的访存调度策略能有效提高内存的访存效率,在一些应用测试下综合调度后的带宽利用率能提高约 61.5%。

语种中文
公开日期2016-06-02
内容类型期刊论文
源URL[http://10.10.10.126/handle/311049/15127]  
专题微电子研究所_EDA中心
作者单位中国科学院微电子研究所
推荐引用方式
GB/T 7714
王力玉,陈岚,郝晓冉. 支持乱序调度的高效 LPDDR2 SDRAM 控制器的设计与实现[J]. 计算机应用研究,2015.
APA 王力玉,陈岚,&郝晓冉.(2015).支持乱序调度的高效 LPDDR2 SDRAM 控制器的设计与实现.计算机应用研究.
MLA 王力玉,et al."支持乱序调度的高效 LPDDR2 SDRAM 控制器的设计与实现".计算机应用研究 (2015).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace