一种祖冲之算法的硬件实现装置及方法
任高峰; 黑勇; 乔树山; 王晨光
2012
著作权人中国科学院微电子研究所
国家中国
文献子类发明
英文摘要 本发明公开了一种祖冲之算法的硬件实现装置及方法,该装置包括:控制逻辑单元,用于协调控制祖冲之算法硬件装置的初始密钥加载、LFSR寄存器初始化以及密钥的产生;LFSR单元,采用素域GF(231-1)的m序列,每个时钟周期产生一次寄存器移位;比特重组单元,采用相应寄存器值取半合并技术,实现LFSR寄存器值单元到非线性函数F(X0,X1,X2)和密钥输出Z的数据转换;非线性函数F(X0,X1,X2)单元,通过将输入的X0,X1,X2经过分组密码设计,结合S盒以及高扩散性的线性变换L,实现非线性函数变换。本发明能够简单高效地硬件实现祖冲之算法,并且,既能保证以较小的芯片面积和较低的芯片功耗实现祖冲之算法,还能保证祖冲之算法输出密钥的高吞吐率。
内容类型专利
源URL[http://159.226.55.106/handle/172511/17686]  
专题微电子研究所_智能感知研发中心
推荐引用方式
GB/T 7714
任高峰,黑勇,乔树山,等. 一种祖冲之算法的硬件实现装置及方法. 2012-01-01.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace