10GHz扩频时钟发生器的设计
胡帅帅; 周玉梅; 张锋
刊名微电子学与计算机
2016-10-24
文献子类期刊论文
英文摘要

扩频时钟是一种减少数字芯片电磁干扰的有效方法.它采用预设好的调制波形,在一定频率范围内对时钟信号进行频率调制.通过小数分频频率综合器和3阶ΔΣ调制器实现了一款10GHz扩频时钟发生器.通过改变多模分频器的分频比来实现扩频的功能.此扩频时钟发生器包括一个传统的锁相环,一个数字3阶MASH 1-1-1ΔΣ调制器和一个波形产生器.扩频时钟发生器产生下扩频5 000×10-6的中心频率为10GHz的信号,调制波形为三角波,调制频率为30.525kHz.本设计已经采用55nm CMOS工艺流片,在1.2V电源电压下的总功耗为20mW.峰值降落为29.3dB,1 MHz频偏处的相位噪声为-110dBc/Hz.

语种中文
内容类型期刊论文
源URL[http://159.226.55.106/handle/172511/16125]  
专题微电子研究所_智能感知研发中心
作者单位中国科学院微电子研究所
推荐引用方式
GB/T 7714
胡帅帅,周玉梅,张锋. 10GHz扩频时钟发生器的设计[J]. 微电子学与计算机,2016.
APA 胡帅帅,周玉梅,&张锋.(2016).10GHz扩频时钟发生器的设计.微电子学与计算机.
MLA 胡帅帅,et al."10GHz扩频时钟发生器的设计".微电子学与计算机 (2016).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace