H.264/AVC自适应算术解码器结构设计
王明明; 叶甜春; 马成炎; 徐建华
刊名微电子学与计算机
2008
卷号25期号:7页码:4,180-183
关键词自适应二进制算术编码 自适应变长编码 常规解码 上下文模型
ISSN号1000-7181
英文摘要

限制基于上下文的二进制算术解码(CABAD)速度的几个主要环节入手,提出了优化的上下文存储模式,改进的重归一化单元,并使用流水线提高解码速度.在Synopsys公司的CoCentric System Studio平台进行了二进制算术解码器体系结构设计,仿真结果表明,本结构能够满足主要档次(main profile)CIF 30fps的实时解码的要求.

语种中文
公开日期2010-05-27
内容类型期刊论文
源URL[http://10.10.10.126/handle/311049/1982]  
专题微电子研究所_回溯数据库(1992-2008年)
作者单位中国科学院微电子研究所
推荐引用方式
GB/T 7714
王明明,叶甜春,马成炎,等. H.264/AVC自适应算术解码器结构设计[J]. 微电子学与计算机,2008,25(7):4,180-183.
APA 王明明,叶甜春,马成炎,&徐建华.(2008).H.264/AVC自适应算术解码器结构设计.微电子学与计算机,25(7),4,180-183.
MLA 王明明,et al."H.264/AVC自适应算术解码器结构设计".微电子学与计算机 25.7(2008):4,180-183.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace