分数像素运动估计的VLSI结构设计; VLSI Architecture Design of Fractional Motion Estimation | |
王庆春 ; 何晓燕 ; 曹喜信 | |
刊名 | 电视技术
![]() |
2010 | |
关键词 | H.264 视频编码器 分数像素运动估计 时钟周期 |
DOI | 10.3969/j.issn.1002-8692.2010.06.008 |
英文摘要 | 根据H.264/AVC视频编码中分数像素运动估计(FME)的算法特点,针对视频编码系统的不同具体需求,提出了FME的4种VLSI实现结构,并对这些结构的硬件利用率和运算速度进行了对比分析.; 陕西省教育厅科学研究计划项目; 安康学院专项科研计划项目; 中文核心期刊要目总览(PKU); 中国科技核心期刊(ISTIC); 0; 6; 28-31; 34 |
语种 | 中文 |
内容类型 | 期刊论文 |
源URL | [http://ir.pku.edu.cn/handle/20.500.11897/249181] ![]() |
专题 | 软件与微电子学院 |
推荐引用方式 GB/T 7714 | 王庆春,何晓燕,曹喜信. 分数像素运动估计的VLSI结构设计, VLSI Architecture Design of Fractional Motion Estimation[J]. 电视技术,2010. |
APA | 王庆春,何晓燕,&曹喜信.(2010).分数像素运动估计的VLSI结构设计.电视技术. |
MLA | 王庆春,et al."分数像素运动估计的VLSI结构设计".电视技术 (2010). |
个性服务 |
查看访问统计 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论