分数像素运动矢量代价产生器的VLSI设计; Analysis and VLSI Design for Reusable Fractional Motion Vector Cost Generator | |
王庆春 ; 曹喜信 ; 何晓燕 ; 魏红雅 | |
刊名 | 电视技术 |
2007 | |
关键词 | H.264/AVC标准 视频编码器 分数像素运动估计 率失真优化 运动矢量代价 |
DOI | 10.3969/j.issn.1002-8692.2007.04.005 |
英文摘要 | 针对H.264/AVC视频编码器的系统芯片设计,通过分析分数像素运动估计(FME)模块的数据并行度和硬件利用率,探讨了分数像素运动矢量代价产生器的复用结构,再依据FME模块的具体设计约束,提出了可以复用产生1/2像素和1/4像素运动矢量代价的硬件实现结构,并且在FPGA开发板上进行了分数像素运动矢量代价产生器的设计验证.; 北京市(SoC)重大科技计划项目; 安康学院专项科研计划; 中文核心期刊要目总览(PKU); 中国科技核心期刊(ISTIC); 0; 4; 15-18; 31 |
语种 | 中文 |
内容类型 | 期刊论文 |
源URL | [http://ir.pku.edu.cn/handle/20.500.11897/220275] |
专题 | 软件与微电子学院 |
推荐引用方式 GB/T 7714 | 王庆春,曹喜信,何晓燕,等. 分数像素运动矢量代价产生器的VLSI设计, Analysis and VLSI Design for Reusable Fractional Motion Vector Cost Generator[J]. 电视技术,2007. |
APA | 王庆春,曹喜信,何晓燕,&魏红雅.(2007).分数像素运动矢量代价产生器的VLSI设计.电视技术. |
MLA | 王庆春,et al."分数像素运动矢量代价产生器的VLSI设计".电视技术 (2007). |
个性服务 |
查看访问统计 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论