CORC  > 北京大学  > 信息科学技术学院
用于CPT芯片级原子钟的滤波器设计; Implementation of Filter for CPT Chip-Scale Atomic Clock
和灿斌 ; 刘瑞元 ; 赵建业
刊名电子测试
2017
关键词芯片钟 长期稳定性 滤波器 Chip-Scale Atomic Clock Long-Term Stability Filter
DOI10.3969/j.issn.1000-8519.2017.02.010
英文摘要长期稳定性优化是芯片级原子钟研究的难点问题,本文讨论了在CPT芯片级原子钟长期稳定性优化过程中,滤波器模块的设计原理和要点,并设计了适用于原子钟的巴特沃斯滤波器.最后,基于本实验室所研究的芯片钟系统对该滤波器进行了开环和闭环测试,所得到的千秒稳为6.62×10-12,万秒稳为1.16×10-11,天稳为6.71×10-12.; The optimization of long-term stability for chip-scale atomic clock has been a difficult problem. This paper discusses the principles of the implementation of filter for CPT chip-scale atomic clock with optimized long-term stability. The details of our implementation are given in this paper. Basing on the chip-scale atomic clock we have designed, we test the performance of the filter. The long-term stability obtained is6.62×10-12 at 1000s,1.16×10-11 at 10000s,6.71×10-12 at day.; 2; 20-22
语种英语
内容类型期刊论文
源URL[http://ir.pku.edu.cn/handle/20.500.11897/488890]  
专题信息科学技术学院
推荐引用方式
GB/T 7714
和灿斌,刘瑞元,赵建业. 用于CPT芯片级原子钟的滤波器设计, Implementation of Filter for CPT Chip-Scale Atomic Clock[J]. 电子测试,2017.
APA 和灿斌,刘瑞元,&赵建业.(2017).用于CPT芯片级原子钟的滤波器设计.电子测试.
MLA 和灿斌,et al."用于CPT芯片级原子钟的滤波器设计".电子测试 (2017).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace