CORC  > 北京大学  > 信息科学技术学院
基于软硬件分区的AVS高清视频解码器结构; An AVS HDTV Video Decoder Architecture Based on HW/SW Partitioning
贾惠柱 ; 解晓东 ; 高文
刊名计算机研究与发展
2008
关键词AVS标准 软硬件协同设计 软硬件分区 视频解码器 高清晰度电视
英文摘要硬件的强大处理能力及软件的灵活性和可编程性,使得视频解码芯片的结构从硬件转向软硬件分区结构.作为新兴的标准,AVS视频标准对解码器的软硬件分区结构提出新的挑战.从AVS视频标准算法和实现复杂度入手,提出一种AVS高清视频解码器软硬件分区结构,实现满足基准档次6.0级别的AVS高清视频码流的实时解码,支持灵活的音视频同步、错误恢复、缓冲区管理和系统控制机制.已经在AVS101芯片上实现,硬件采用7阶宏块级同步流水,软件任务在RISC处理器上实现,可以在148.5MHz工作频率下对NTSC,PAL,720p(60f/s),直至1080i(60field/s)节目的实时解码显示.; 国家高技术研究发展计划(863计划); 中文核心期刊要目总览(PKU); 中国科技核心期刊(ISTIC); 中国科学引文数据库(CSCD); 0; 3; 510-518; 45
语种中文
内容类型期刊论文
源URL[http://ir.pku.edu.cn/handle/20.500.11897/216580]  
专题信息科学技术学院
推荐引用方式
GB/T 7714
贾惠柱,解晓东,高文. 基于软硬件分区的AVS高清视频解码器结构, An AVS HDTV Video Decoder Architecture Based on HW/SW Partitioning[J]. 计算机研究与发展,2008.
APA 贾惠柱,解晓东,&高文.(2008).基于软硬件分区的AVS高清视频解码器结构.计算机研究与发展.
MLA 贾惠柱,et al."基于软硬件分区的AVS高清视频解码器结构".计算机研究与发展 (2008).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace