CORC  > 北京大学  > 信息科学技术学院
基于SOI衬底的平面集成电感的特性与分析
赵冬燕 ; 张国艳 ; 黄如
2003
关键词SOI衬底 平面集成电感 电路设计 CMOS
英文摘要本文利用CMOS双层金属布线工艺制作基于SOI衬底的平面集成电感.实验结果表明基于集成电感性能明显优于体硅集成电感,其品质因数值和自谐振频率都远远高于体硅电感.实验结果同时表明,基于SOI衬底的圆形电感较矩形电感提高了电感的品质因数,并减小了电感所占芯片面积.同时,本文比较了电感主要设计参数金属宽度和金属间距对电感自谐振频率和品质因数的影响;在电感衬底增加shield结构可以提高电感品质因数,自谐振频率也略有提高.最后本文比较了电感串扰噪声,由实验结果可见当电感间距超过100μm时,电感之间的耦合噪声影响变得很小.本文所作的研究为基于SOI的射频集成电路设计提供了一个指导方向.; 0
语种中文
内容类型其他
源URL[http://ir.pku.edu.cn/handle/20.500.11897/185832]  
专题信息科学技术学院
推荐引用方式
GB/T 7714
赵冬燕,张国艳,黄如. 基于SOI衬底的平面集成电感的特性与分析. 2003-01-01.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace