基于FPGA的高速并行光通信误码率测试系统
陈雄斌
刊名高技术通讯
2010
卷号20期号:9页码:955-959
中文摘要利用高性能、低成本的现场可编程门阵列(FPGA)芯片、个人电脑和应用软件研制出了可应用于高速并行光通信系统误码率测试的虚拟测试系统.此系统可对不同速率与通信格式的多通道并行光通信系统进行误码率测试,支持对速率为lOGb/s的VSR4-1.0协议的甚短距离光传输(VSR)系统的误码测试.该系统最多可支持12条测试信道,单信道最高测试速率为1.25Gb/s,为研制高速并行光通信系统提供了一个方便、快捷、灵活的初级误码率测试手段.该系统可降低并行通信系统的研发成本,缩短测试周期,提高工作效率
学科主题光电子学
收录类别CSCD
资助信息863计划,国家自然科学基金,国家科技支撑计划
语种中文
公开日期2011-08-16
内容类型期刊论文
源URL[http://ir.semi.ac.cn/handle/172111/21564]  
专题半导体研究所_集成光电子学国家重点实验室
推荐引用方式
GB/T 7714
陈雄斌. 基于FPGA的高速并行光通信误码率测试系统[J]. 高技术通讯,2010,20(9):955-959.
APA 陈雄斌.(2010).基于FPGA的高速并行光通信误码率测试系统.高技术通讯,20(9),955-959.
MLA 陈雄斌."基于FPGA的高速并行光通信误码率测试系统".高技术通讯 20.9(2010):955-959.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace