CORC  > 安徽大学
用于DVFS片上系统的全数字SARDLL设计
薛峰; 蔡志匡; 胡学友; 高先和; 徐太龙; 陈军宁; 韩少宇
刊名计算机工程
2015
卷号第41卷页码:273-276,283
关键词动态电压/频率调整 延时锁定环 时钟偏差 片上系统 锁定时间 谐波锁定 零延时陷阱
ISSN号1000-3428
URL标识查看原文
内容类型期刊论文
URI标识http://www.corc.org.cn/handle/1471x/2089796
专题安徽大学
作者单位1.合肥学院电子信息与电气工程系
2.南京邮电大学电子科学与工程学院
3.安徽三联学院电子电气工程学院
4.安徽大学电子信息工程学院
推荐引用方式
GB/T 7714
薛峰,蔡志匡,胡学友,等. 用于DVFS片上系统的全数字SARDLL设计[J]. 计算机工程,2015,第41卷:273-276,283.
APA 薛峰.,蔡志匡.,胡学友.,高先和.,徐太龙.,...&韩少宇.(2015).用于DVFS片上系统的全数字SARDLL设计.计算机工程,第41卷,273-276,283.
MLA 薛峰,et al."用于DVFS片上系统的全数字SARDLL设计".计算机工程 第41卷(2015):273-276,283.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace