基于FPGA的超高速CameraLink图像传输
隋延林; 何斌; 张立国; 王文华; 陈嘉南
刊名吉林大学学报(工学版)
2017
页码1634-1643
关键词信息处理技术 Cameralink 现场可编程门阵列 串行解串 片上调试
DOIB58EBD17CE82714D2489732DB316C4E6
英文摘要基于现场可编程门阵列(FPGA)XC6LX100T设计了两套CameraLink接口传输的硬件平台,提出在实验中结合使用片上调试工具Chipscope和同步发生源模块用于精确测量FPGA中的传输误码的方法,详细对比了基于FPGA设计的CameraLink接口与DS90CR287、DS90CR288A的传输效果。结果表明:相对现今主流CameraLink接口电路,本文使用低压差分对代替大量并行数据线,最高可支持154 MHz像素时钟,单个CameraLink接口的传输速率可达4.31Gbit/s,突破了串并转换芯片传输速率的瓶颈,FPGA直接输出的CameraLink数据可以驱动6m的CameraLink传输线,图像可长时间正常无误显示,设计的系统可应用于各种基于CameraLink接口的传输系统。
语种中文
内容类型期刊论文
源URL[http://ir.ciomp.ac.cn/handle/181722/58735]  
专题长春光学精密机械与物理研究所_中科院长春光机所知识产出
推荐引用方式
GB/T 7714
隋延林,何斌,张立国,等. 基于FPGA的超高速CameraLink图像传输[J]. 吉林大学学报(工学版),2017:1634-1643.
APA 隋延林,何斌,张立国,王文华,&陈嘉南.(2017).基于FPGA的超高速CameraLink图像传输.吉林大学学报(工学版),1634-1643.
MLA 隋延林,et al."基于FPGA的超高速CameraLink图像传输".吉林大学学报(工学版) (2017):1634-1643.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace