题名 | 基于折叠内插结构的高速8位模数转换器电路模块设计; 8-bit High-Speed Folding and Interpolating Analog-to-Digital Converter Circuit Modules Design |
作者 | 余笑 |
答辩日期 | 2012 ; 2012 |
导师 | 周剑扬 |
关键词 | 高速模数转换器 折叠 内插 高速比较器 全差分 High-speed analog-to-digital converter folding interpolating high-speed comparator fully-differential |
英文摘要 | 随着数字集成电路和高速信号处理系统的高速发展,高速的模数转换器有着非常广泛的应用,例如应用在数字通讯技术,硬盘驱动等领域。研究具有高转换速率、低功耗、较小芯片面积,且具有较大信号带宽处理能力的模数转换器结构是非常重要和有意义的。折叠内插结构的模数转换器非常符合这一研究目标。所以本文将对具有8位分辨率,250MHz采样率的折叠内插式模数转换器结构中的主要电路模块进行研究和设计。 本文首先分析了折叠内插模数转换器的基本结构。深入研究了折叠内插模数转换器系统中各功能模块的基本原理和设计方法,完成了折叠内插模数转换器结构中主要电路模块的设计。设计了实际折叠率为9的全差分折叠电路,其中,采用全差分结构...; With the fast development of digital integrated circuits and high-speed signal process systems, high-speed analog-to-digital converters (ADC) are widely applied to hard disk driver, digital communication, and etc. The folding and interpolating ADC structure has lower-power, smaller chip area than other ADC structures with the same speed. This dissertation focuses on designing circuit modules of an...; 学位:工程硕士; 院系专业:信息科学与技术学院电子工程系_集成电路; 学号:23120091152682 |
语种 | zh_CN |
出处 | http://210.34.4.13:8080/lunwen/detail.asp?serial=36637 |
内容类型 | 学位论文 |
源URL | [http://dspace.xmu.edu.cn/handle/2288/50017] ![]() |
专题 | 信息技术-学位论文 |
推荐引用方式 GB/T 7714 | 余笑. 基于折叠内插结构的高速8位模数转换器电路模块设计, 8-bit High-Speed Folding and Interpolating Analog-to-Digital Converter Circuit Modules Design[D]. 2012, 2012. |
个性服务 |
查看访问统计 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论