CORC  > 厦门大学  > 信息技术-学位论文
题名基于片上网络的多核微处理器设计及其关键技术研究; On-chip Network Based Multiprocessors Design and Its Key Technology Research
作者罗闳訚
答辩日期2014 ; 2014
导师魏少军
关键词片上多核微处理器、动态地址映射、高速缓存、片上网络、可重构 chip-multiprocessors, dynamic address mapping, cache, on-chip network, and reconfiguration
英文摘要大规模片上多核微处理器拥有大量中央处理器(CPU)核,并通过多任务并行的方式使它们协作工作。然而,随着片上CPU核数量的增加,传统总线或者点对点的互联结构已无法满足大量CPU核对通讯结构的面积、功耗以及带宽的需求。同时,作为CPU私有缓存的高速缓存(cache)的数量也随着CPU核数量的增加而增加,传统的cache结构很难满足大量CPU核对cache的低功耗需求。针对上述存在的这些关键技术问题,本论文对大规模片上多核微处理器的低功耗cache技术、片上网络互联技术以及可重构片上网络技术等方面进行了研究。本论文的主要工作内容和创新点如下: (1)为微处理器内存子系统建立功耗模型,分析低功耗ca...; Large-scale chip-multiprocessors contain many CPU cores. These CPU cores work tegother to deal with the same task. Given that shared buses scale poorly on performance and P2P links scale poorly on area and energy. With the increasing of the on-chip CPU cores number, the conventional bus or P2P connection are unsuitable for large-scale chip-multiprocessors. On the other side, since chip-multiproces...; 学位:工学博士; 院系专业:信息科学与技术学院_微电子学与固体电子学; 学号:23120100154039
语种zh_CN
出处http://210.34.4.13:8080/lunwen/detail.asp?serial=47880
内容类型学位论文
源URL[http://dspace.xmu.edu.cn/handle/2288/84509]  
专题信息技术-学位论文
推荐引用方式
GB/T 7714
罗闳訚. 基于片上网络的多核微处理器设计及其关键技术研究, On-chip Network Based Multiprocessors Design and Its Key Technology Research[D]. 2014, 2014.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace