CORC  > 厦门大学  > 物理技术-学位论文
题名锁相频率合成器及其在DTS系统中的应用设计与研究; Research and Design of PLL Frequency Synthesizer and Its Application in The DTS
作者周书伟
答辩日期2007 ; 2007
导师郭东辉
关键词数字调谐 频率合成器 片上系统 DTS Frequency Synthesizer SOC
英文摘要随着微电子技术的高速发展,单片集成的数字调谐系统(DTS)就能够提供密集、高精度、高稳定度的可调频率信号,它基本上已取代了传统的机械调谐系统,广泛应用于各种音响、电视等无线电接收系统中。其中锁相频率合成器和微控制器是数字调谐系统的关键部件和主要功耗器件,因此,自主设计低功耗高性价比的锁相频率合成器及其微控制器电路对数字调谐系统的产品普及和推广具有重要的意义。 本论文的课题目标是在分析借鉴现有DTS芯片电路的基础上自主设计一款适用于移动终端的片上DTS系统芯片,工作重点在于设计低功耗高性能的锁相频率合成器。论文的内容包括分析介绍锁相环与频率合成技术原理与关键问题,根据应用需求自主设计锁相频率合...; With the rapid development of microelectronics technology, the single-chip integrated Digital Tuning System (DTS) is able to provide the adjustable frequency signal that is compact, accurate and stable. It has basically replaced the traditional mechanical tuning system, and is widely used in all kinds of radio receiver system, such as audio, video, etc. PLL(Phase Lock Loop) frequency synthesizer a...; 学位:工学硕士; 院系专业:物理与机电工程学院物理学系_微电子学与固体电子学; 学号:200424002
语种zh_CN
出处http://210.34.4.13:8080/lunwen/detail.asp?serial=16944
内容类型学位论文
源URL[http://dspace.xmu.edu.cn/handle/2288/54719]  
专题物理技术-学位论文
推荐引用方式
GB/T 7714
周书伟. 锁相频率合成器及其在DTS系统中的应用设计与研究, Research and Design of PLL Frequency Synthesizer and Its Application in The DTS[D]. 2007, 2007.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace