CORC  > 厦门大学  > 软件学院-已发表论文
多码率多边类型LDPC码译码器的设计与实现; Design and Implementation of Multi-rate Multi-edge Type LDPC Codes Decoder
甘永银 ; 胡文江 ; 黄睿 ; 谢东福
2011
关键词多边低密度校验码 多码率 现场可编程门阵列 译码器 multi-edge-type LDPC codes multi-rate FPGA decoder
英文摘要提出了一种固定码长的多码率多边ldPC码译码器,该译码器采用对校验比特信息进行间隔删余的算法实现其多码率译码,并设计了一种适合多码率多边ldPC码的部分并行译码结构。基于该结构在fPgA平台上实现了码长为640 bIT,码率为0.5~0.8的多边ldPC码译码器。; A multi-rate Multi-edge Type LDPC(MET-LDPC) decoder is presented by puncturing the parity bits every one bit,and a suitable multi-rate MET-LDPC code partial parallel decoding structure is designed.FPGA platform uses this structure to achieve the multi-rate MET-LDPC decoder with code-length 640 bit and the code rate range from 0.5 to 0.8.; 国家自然科学基金项目(60972053)
语种zh_CN
内容类型期刊论文
源URL[http://dspace.xmu.edu.cn/handle/2288/118785]  
专题软件学院-已发表论文
推荐引用方式
GB/T 7714
甘永银,胡文江,黄睿,等. 多码率多边类型LDPC码译码器的设计与实现, Design and Implementation of Multi-rate Multi-edge Type LDPC Codes Decoder[J],2011.
APA 甘永银,胡文江,黄睿,&谢东福.(2011).多码率多边类型LDPC码译码器的设计与实现..
MLA 甘永银,et al."多码率多边类型LDPC码译码器的设计与实现".(2011).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace