CORC  > 清华大学
高速JTAG在线调试系统的设计
杨诚 ; 张春 ; YANG Cheng ; ZHANG Chun
2016-03-30 ; 2016-03-30
关键词联合测试行动小组 片上系统 在线调试系统 USB 调试器 Joint Test Action Group(JTAG) SoC On-line debug system USB Debugger TN407
其他题名Design of High Speed JTAG Interface On-line Debug System
中文摘要提出了一种针对在线调试系统的设计优化方案。在优化后的系统设计方案中上位机PC通过USB接口向调试器发出调试命令,由调试器产生JTAG时序,实现对芯片的调试和下载功能。另外,对芯片内部JTAG调试逻辑的实现过程和片外存储器的下载路径进行了优化,提高了调试系统的调试速度和片外存储器的下载速度。; An optimization design of JTAG on-line debug system was presented based on analysis of the main factors affecting system performance.The host computer PC of the optimization system issued debug commands via the USB interface to the debugger,which generated JTAG timing to achieve on-chip debug and program download function.In addition,the on-chip JTAG debug logic and off-chip memory download function were optimized to improve debugger speed of the system and download speed of the off-chip memory.
语种中文 ; 中文
内容类型期刊论文
源URL[http://ir.lib.tsinghua.edu.cn/ir/item.do?handle=123456789/147032]  
专题清华大学
推荐引用方式
GB/T 7714
杨诚,张春,YANG Cheng,等. 高速JTAG在线调试系统的设计[J],2016, 2016.
APA 杨诚,张春,YANG Cheng,&ZHANG Chun.(2016).高速JTAG在线调试系统的设计..
MLA 杨诚,et al."高速JTAG在线调试系统的设计".(2016).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace