CORC  > 清华大学
通用异步串行接口的VHDL实用化设计
杨晓斌 ; 赵花荣 ; 赵明生 ; Yang Xiaobin ; Zhao Huarong ; Zhao Mingsheng
2010-07-19 ; 2010-07-19
关键词通用异步串行接口 VHDL 亚稳态 现场可编程逻辑阵列 UART VHDL Metastability FPGA TN402
其他题名Practical Design of UART based on VHDL
中文摘要通用异步串行接口(UniversalAsynchronousReceiverTransmitter,UART)在通信、控制等领域得到了广泛应用。根据UART接口特点和应用需求,以提高VHDL设计的稳定性和降低功耗为目标,本文讨论了UART接口中时钟域划分、时钟分频、亚稳态、同步FIFO设计等问题和解决方案。; UART is widely used, especially in communicationand control system. In this paper, considering characters ofUART and requests of the real implements, some questions andtheir solutions such as clock distribution, frequency divider,metastability, Synchronous FIFO are discussed, aiming at improv-ing the robustness and reducing power consumption of theUART design based on VHDL.; 国家自然科学基金资助,基金号:60171037
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/74586]  
专题清华大学
推荐引用方式
GB/T 7714
杨晓斌,赵花荣,赵明生,等. 通用异步串行接口的VHDL实用化设计[J],2010, 2010.
APA 杨晓斌,赵花荣,赵明生,Yang Xiaobin,Zhao Huarong,&Zhao Mingsheng.(2010).通用异步串行接口的VHDL实用化设计..
MLA 杨晓斌,et al."通用异步串行接口的VHDL实用化设计".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace