CORC  > 清华大学
800MSPS FADC数据采样系统
王振华 ; 李楠 ; 刘以农 ; 邓智 ; Wang-Zhenhua ; Liu-Yinong ; Li-Nan ; Deng-Zhi
2010-07-15 ; 2010-07-15
会议名称第十三届全国核电子学与核探测技术学术年会论文集(上册) ; 第十三届全国核电子学与核探测技术学术年会 ; 中国陕西西安 ; CNKI ; 中国电子学会、中国核学会核电子学与核探测技术分会
关键词高速采样 FADC FPGA TELL1 High speed sampling FADC FPGA TELL1 TN792 TP274.2
其他题名An 800Msps FADC Data Sampling System
中文摘要本文开发了一种基于MAX105 800MSPS 6bit FADC和FPGA的高速数据采样系统。FADC 的输出通过FPGA中的串并转换电路降低到100MHz,便于后续数据处理和传输。FPGA还实现了数据缓存、自甄别触发以及压缩和时间信息获取等功能。经过压缩和缓存的数据由TELL1采集并传送计算机,最大数据带宽可达4Gbps。; This paper discuss a 800Msps data acquisition system using MAX105 device. The system achieves a sampling rate of 800Msps, and converts the high speed LVDS signals to low speed LVTTL signals using FPGA. And the FPGA implements the amplitude discrimination and obtains time information. Then FPGA sends the data to the TELL1 readout board. The TELL1 board sends the data to the Gigabit Ethernet with the Gigabit Ethernet link.
语种中文 ; 中文
内容类型会议论文
源URL[http://hdl.handle.net/123456789/66645]  
专题清华大学
推荐引用方式
GB/T 7714
王振华,李楠,刘以农,等. 800MSPS FADC数据采样系统[C]. 见:第十三届全国核电子学与核探测技术学术年会论文集(上册), 第十三届全国核电子学与核探测技术学术年会, 中国陕西西安, CNKI, 中国电子学会、中国核学会核电子学与核探测技术分会.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace