CORC  > 清华大学
深亚微米混合信号全芯片ESD电路设计
纪宗江 ; 李冬梅 ; Ji Zongjiang ; Li Dongmei
2010-06-09 ; 2010-06-09
关键词静电放电 全芯片 混合信号 输出保护 保持结构 electrostatic discharge ESD whole-chip mix-signal output protect protection system TN45
其他题名Whole-Chip ESD Protection Design for Deep Submicron Mix-Signal CMOS VLSI
中文摘要随着CMOS工艺的发展,集成电路元件的尺寸持续减小,芯片的静电放电(ESD)保护设计受到了更大的挑战。从系统的角度出发,采用电压域分别保护后通过隔离器件连接的方法完成了对深亚微米芯片ESD保护系统的设计。设计中分析了传统输出端保护可能存在的问题,并采用稳妥的方法对输出端进行了保护。这种架构提高了整个芯片的抗ESD能力,节省了芯片面积,达到了对整个芯片提供全方位ESD保护的目的。设计采用TSMC0.18μm工艺,测试结果验证了该设计的有效性。; The design of robust ESD circuits remains challenging because ESD failure mechanisms become more acute as critical circuit dimensions continue to shrink.An ESD protection system for deep submicron chips was designed using a systematic view.After every power domain was protected separately,crosscoupled ESD diodes were used to connect the isolated power domain grounds.The problems existed in traditional output ESD protections were analyzed,moreover,an output ESD protection was designed in a safe manner.With smaller area,this structure enhances the whole-chip ESD resistance capability and achieves the design purpose.The prototype test chip is fabricated in a TSMC 0.18 μm CMOS technology,the test result verifies the efficiency of the ESD design.; 中关村科技园区小企业创新支持资金
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/57125]  
专题清华大学
推荐引用方式
GB/T 7714
纪宗江,李冬梅,Ji Zongjiang,等. 深亚微米混合信号全芯片ESD电路设计[J],2010, 2010.
APA 纪宗江,李冬梅,Ji Zongjiang,&Li Dongmei.(2010).深亚微米混合信号全芯片ESD电路设计..
MLA 纪宗江,et al."深亚微米混合信号全芯片ESD电路设计".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace