CORC  > 清华大学
一种定标器的低硬件复杂度设计
王德江 ; 陈柠檬 ; 王经典 ; 张利 ; WANG De-jiang ; CHEN Ning-meng ; WANG Jing-dian ; ZHANG Li
2010-06-09 ; 2010-06-09
关键词定标器 Farrow结构 存储器寻址 专用集成电路 Scaler Farrow structure Memory addressing ASIC TN873
其他题名Design of Scaler with Reduced Hardware Complexity
中文摘要将Farrow结构引入定标器插值算法模块,使四点分段抛物线插值器面积降到直接卷积实现方法的30%以下;结合Farrow结构的特点,提出了一种简单的插值位置系数产生方法;同时,还提出一种新型的存储器存取方式,可使缩放器垂直方向行存储单元总面积降低12.5%左右。该定标器已经在FPGA上通过验证,并作为IP嵌入到视频格式转换芯片中。; Due to the use of Farrow structure,area of four-point piecewise-parabolic interpolator was reduced to 30%,compared with the one implemented directly.With particular characteristics of Farrow structure in consideration,a flexible coefficient generation method was also proposed.Meanwhile,a new memory addressing scheme saves 12.5% area of buffers at least in vertical orientation.The total design was implemented using FPGA,and the scaler was embedded as an IP in a video format conversion chip.; 国家高技术研究发展(863)计划资助项目(2002AA1Z1420)
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/57111]  
专题清华大学
推荐引用方式
GB/T 7714
王德江,陈柠檬,王经典,等. 一种定标器的低硬件复杂度设计[J],2010, 2010.
APA 王德江.,陈柠檬.,王经典.,张利.,WANG De-jiang.,...&ZHANG Li.(2010).一种定标器的低硬件复杂度设计..
MLA 王德江,et al."一种定标器的低硬件复杂度设计".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace