CORC  > 清华大学
可配置参数的BCH编解码器的设计
张海燕 ; 刘伯安 ; ZHANG Hai-yan ; LIU Bo-an
2010-06-09 ; 2010-06-09
关键词纠错编码 BCH 可配置编码长度 纠错能力 ECC BCH reconfigurable code length error correcting capability TN762
其他题名Reconfigurable Code Parameters Design of BCH Coder/Decoder
中文摘要介绍了参数化的BCH编解码器的设计,并用verilog HDL实现。可由外部端口输入信号配置编码参数,以适应各种通信环境,达到最佳的数据传输率。工作时钟频率为500MHz。; A parametric design of BCH coder and decoder is proposed in this paper, which is implemented in verilog HDL. Reconfigured code length and error correcting capability by input signals, BCH coder/decoder can meet the requirement of different communication system, in order to achieve best data transmission rate. Clock frequency is 500MHz
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/56966]  
专题清华大学
推荐引用方式
GB/T 7714
张海燕,刘伯安,ZHANG Hai-yan,等. 可配置参数的BCH编解码器的设计[J],2010, 2010.
APA 张海燕,刘伯安,ZHANG Hai-yan,&LIU Bo-an.(2010).可配置参数的BCH编解码器的设计..
MLA 张海燕,et al."可配置参数的BCH编解码器的设计".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace