CORC  > 清华大学
CERCIS:一种视频媒体编解码片上系统的设计实现
沈钲 ; 何虎 ; 张延军 ; 孙义和 ; SHEN Zheng ; HE Hu ; ZHANG Yanjun ; SUN Yihe
2010-06-09 ; 2010-06-09
关键词媒体信号处理 面向特定应用 数字信号处理器 超长指令字 media signal processing application specific instruction processor(ASIP) digital signal processor(DSP) very long instruction word(VLIW) TP368.11
其他题名CERCIS: A video codec system-on-chip design and implementation
中文摘要基于面向特定应用的可配置处理器架构及其设计方法,设计并完成了一种视频媒体编解码片上系统芯片,它具有通用数字信号处理器的柔性编程及特定目标应用时的高性能等特点。该视频编解码片上系统由编码和解码2部分组成,编码和解码部分都采用相同的媒体信号处理架构。媒体信号处理编码、解码架构中分别包含一个8发射超长指令字数字信号处理器核,还包括实现视频媒体应用的专用数据传输单元,变长编解码单元以及接口单元,可以完成H.263视频媒体编码和解码。在0.13μm工艺库下模拟验证表明,该片上系统在17MH z工作频率下可完成15帧/s QC IF图像的H.263编码,在10MH z工作频率下可完成15帧/s QC IF图像的H.263解码。; Application specific instruction processor(ASIP) chips give the high performance and low power levels of application specific integrated circuit(ASIC) chips and the flexibility of digital signal processor(DSP) chips.A video codec system-on-chip(SoC) was designed based on an ASIP chip architecture with the encode and decode parts of the video codec SoC having the same media signal processing architecture.The encode and decode parts each consist of an 8-issue very long instruction word(VLIW) DSP core and user defined hardware for the data transfer and variable length codec.Simulations using 0.13 μm show that the chip can accomplish 15 f/s QCIF H.263 baseline encoding at 17 MHz,while 15 f/s QCIF H.263 baseline decoding at 10 MHz.; 国家自然科学基金资助项目(60236020); 高等学校博士学科点专项科研基金(20050003083); 清华大学基础研究基金(JC2007046)
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/56893]  
专题清华大学
推荐引用方式
GB/T 7714
沈钲,何虎,张延军,等. CERCIS:一种视频媒体编解码片上系统的设计实现[J],2010, 2010.
APA 沈钲.,何虎.,张延军.,孙义和.,SHEN Zheng.,...&SUN Yihe.(2010).CERCIS:一种视频媒体编解码片上系统的设计实现..
MLA 沈钲,et al."CERCIS:一种视频媒体编解码片上系统的设计实现".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace