CORC  > 清华大学
应用于2 Mb/s GMSK调制的CMOS低功耗全差分Sigma-Delta频率综合器(英文)
张利 ; 池保勇 ; 姚金科 ; 王志华 ; 陈弘毅 ; Zhang Li ; Chi Baoyong ; Yao Jinke ; Wang Zhihua ; Chen Hongyi
2010-06-09 ; 2010-06-09
关键词互补-MOS型集成电路 分数-N 高斯滤波最小频移键控 锁相环 ∑-△ CMOS fractional-N Gaussian minimum shift keying phase-locked loop sigma-delta TN74
其他题名A CMOS Low Power Fully Differential Sigma-Delta Frequency Synthesizer for 2Mb/s GMSK Modulation
中文摘要设计了应用于GMSK调制,工作在2·4GHz ,CMOS全差分的∑-△频率综合器.调制器中采用预补偿的分数N锁相环.推导了Ⅱ型三阶锁相环的传输函数,并指出影响环路传输函数的重要参数.介绍了校准重要的环路参数的方法.锁相环设计中采用差分调节的LC压控振荡器和全差分的电荷泵.设计的电路利用0·18μm1P6MCMOS工艺进行仿真.由于锁相环的组成模块中采用了低功耗设计,锁相环的功耗仅为11mW左右,调制器的数据率达到2Mb/s .; A CMOS fully-differential 2.4GHz ∑-△ frequency synthesizer for Gaussian minimum shift keying(GMSK)modulation is presented.A pre-compensation fractional-N phase-locked loop(PLL)is adopted in the modulator.The transfer function of the type-Ⅱ third-order phase-locked loop is deduced,and the important parameters that affect the loop transfer function are pointed out.Methods to calibrate the important loop parameters are introduced.A differential tuned LC-VCO and a fully-differential charge pump are adopted in the PLL design.The designed circuits are simulated in a 0.18μm 1P6M CMOS process.The power consumption of the PLL is only about 11mW with the low power consideration in building blocks design,and the data rate of the modulator can reach 2Mb/s.; 国家重点基础研究发展计划(批准号:G2000036508); 国家自然科学基金(批准号:90407006,60475018)资助项目~~
语种英语 ; 英语
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/56792]  
专题清华大学
推荐引用方式
GB/T 7714
张利,池保勇,姚金科,等. 应用于2 Mb/s GMSK调制的CMOS低功耗全差分Sigma-Delta频率综合器(英文)[J],2010, 2010.
APA 张利.,池保勇.,姚金科.,王志华.,陈弘毅.,...&Chen Hongyi.(2010).应用于2 Mb/s GMSK调制的CMOS低功耗全差分Sigma-Delta频率综合器(英文)..
MLA 张利,et al."应用于2 Mb/s GMSK调制的CMOS低功耗全差分Sigma-Delta频率综合器(英文)".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace