CORC  > 清华大学
低成本的两级扫描测试结构
向东 ; 李开伟 ; XIANG Dong ; LI Kai-Wei
2010-06-09 ; 2010-06-09
关键词可测试性设计 扫描测试 测试时间 测试功耗 测试数据量 design for test scan testing test application time test power test data volume TN707
其他题名A Two-Stage Scan Architecture for Cost-Effective Scan Testing
中文摘要提出了一种两级扫描测试结构:根据电路结构信息对时序单元进行分组,同组的时序单元在测试生成电路中共享同一个伪输入;将时序单元划分到不同的时钟域,在测试向量的置入过程中只有很小一部分时序单元发生逻辑值的翻转;引入新的异或网络结构,消除了故障屏蔽效应.实验结果表明,该两级测试结构与以往的方法相比,在保证故障覆盖率的同时,大大降低了测试时间、测试功耗和测试数据量.; A two-stage scan architecture is proposed for cost-effective scan testing. Scan flip-flops are grouped based on structural analysis, scan flip-flops in the same group share the same pseudo primary input in the test generation circuit; scan flip-flops are divided into different clock domain, only a small number of them are activated when applying test vectors. A new XOR network architecture is proposed to compact test responses, which avoids any aliases. Experimental results show that test application time, test power as well as test data volume can be reduced using the new scan architecture without any degradation of fault coverage.; 国家自然科学基金(60373009); 国家杰出青年基金(60425203)资助.
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/56484]  
专题清华大学
推荐引用方式
GB/T 7714
向东,李开伟,XIANG Dong,等. 低成本的两级扫描测试结构[J],2010, 2010.
APA 向东,李开伟,XIANG Dong,&LI Kai-Wei.(2010).低成本的两级扫描测试结构..
MLA 向东,et al."低成本的两级扫描测试结构".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace