CORC  > 清华大学
VLSI布局结构表示研究进展
徐宁 ; 洪先龙 ; 董社勤 ; Xu Ning ; Hong Xianlong ; Dong Sheqin
2010-06-09 ; 2010-06-09
关键词VLSI 布局 结构表示 模拟退火 VLSI placement representation simulated annealing TN702
其他题名Research Work of Structure Representation for Placement
中文摘要超大规模集成电路技术的迅猛发展迫切需要高性能CAD工具——电子设计自动化软件工具的支持布局是布图设计中一个极为重要的环节目前,在深亚微米、超深亚微米工艺下的超大规模、甚大规模集成电路设计中,布局结果的好坏直接影响整个布图设计,因此如何高效地表示布局结构,从而提高布局质量成为布图设计中的一个国际上的研究热点文中介绍并分析了当前国内外比较流行的布局结构的表示方法研究工作的进展情况; The VLSL technology has advanced profoundly in recent years,and strong support is urgently required in this field from high performance IC CAD tools, or electrical design automation (EDA) software environment. Floorplanning and placement play a key role in physical design. The VLSI and ULSI design are under the deep submicron and very deep submicron technology today. The results of placement directly influence the physical design entirely. So the problem becomes a hot research subject. In this paper, the methods to be studied in topological representation of placement are analyzed in detail, and the progress of research in the field is introduced.; 国家自然科学基金(90407005); 国家自然科学基金; 香港研究资助局联合资助项目(60218004)
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/55302]  
专题清华大学
推荐引用方式
GB/T 7714
徐宁,洪先龙,董社勤,等. VLSI布局结构表示研究进展[J],2010, 2010.
APA 徐宁,洪先龙,董社勤,Xu Ning,Hong Xianlong,&Dong Sheqin.(2010).VLSI布局结构表示研究进展..
MLA 徐宁,et al."VLSI布局结构表示研究进展".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace