CORC  > 清华大学
基于三级存储阵列缓存高速数据包及性能分析
王鹏 ; 伊鹏 ; 金德鹏 ; 曾烈光 ; WANG Peng ; YI Peng ; JIN De-Peng ; ZENG Lie-Guang
2010-06-09 ; 2010-06-09
关键词三级存储阵列 数据包存储 时延 tri-stage memory array packet buffer delay TP393.02
其他题名Buffering High-Speed Packets with Tri-Stage Memory Array and Its Performance Analysis
中文摘要高速网络设备一般需要大容量高速数据包存储器来缓存收到的数据包.但以目前的存储器工艺水平很难实现这样的存储器,从而限制了整个网络的发展.提出一种新型的三级存储阵列结构可以成功解决数据包存储器的容量和带宽问题,理论上可以实现任意高速数据包的缓存.使用“最关键队列优先”算法完成对三级存储阵列的管理,证明了使用该算法能够保证数据包的无时延调度输出,并且其所需的系统规模最小,同时推导出系统规模的上、下限.最后给出三级存储阵列的一种可实现方案,从而使该结构易于硬件实现.; High-Performance routers and switches need large throughput packet buffers to hold packets. However, the technique of commercially available memories is limited and can hardly fulfill this high throughput packet buffers. As a result, the development of networks is restricted severely. This paper presents a tri-stage memory array architecture to solve the problem, which can accomplish the arbitrary high-speed packet buffer theoretically. It is proved that the critical queue first algorithm can be applied as the memory management algorithm to get zero delay scheduling as well as minimum scale system. Furthermore, the design of hardware implementation architecture of the tri-stage memory array system is provided finally.; 国家高技术研究发展计划(863)~~
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/53845]  
专题清华大学
推荐引用方式
GB/T 7714
王鹏,伊鹏,金德鹏,等. 基于三级存储阵列缓存高速数据包及性能分析[J],2010, 2010.
APA 王鹏.,伊鹏.,金德鹏.,曾烈光.,WANG Peng.,...&ZENG Lie-Guang.(2010).基于三级存储阵列缓存高速数据包及性能分析..
MLA 王鹏,et al."基于三级存储阵列缓存高速数据包及性能分析".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace