CORC  > 清华大学
基于FPGA的雷达数字接收机设计与实现
冯振伟 ; 武小冬 ; 游思理 ; 梅顺良 ; FENG Zhen-wei ; WU Xiao-dong ; YOU Si-li ; MEI Shun-liang
2010-06-09 ; 2010-06-09
关键词数字接收机 现场可编程门阵列 数字下变频 数控振荡器 级联积分梳状滤波器 digital receiver FPGA digital down conversion NCO CIC filter TN957.5
其他题名Design and Implementation of a Digital Radar Receiver Based on FPGA
中文摘要现代雷达系统对接收机提出了更高的要求,数字接收机技术是实现高精度宽带雷达接收系统的一种有效途径。文中研究了数字接收机的相关理论和技术,介绍了数字下变频,数控振荡器、级联积分梳状滤波器和抽取。给出了一种基于FPGA的数字接收机实现方案,进行了分析和仿真,给出了测试结果。; Higher performance is required for a receiver of modern radar system. Digital receiver technology is an effective implementation method of high accuracy and wide band radar receiving systems. The theory and technology of digital receiver are introduced in this paper. The digital down conversion,Number Controlled Oscillator (NCO),Cascade integrator comb (CIC) filter and decimation are discussed. An example for implementing a digital receiver based on FPGA is presented. The analysis and simulation are made and the test results are provided.
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/53808]  
专题清华大学
推荐引用方式
GB/T 7714
冯振伟,武小冬,游思理,等. 基于FPGA的雷达数字接收机设计与实现[J],2010, 2010.
APA 冯振伟.,武小冬.,游思理.,梅顺良.,FENG Zhen-wei.,...&MEI Shun-liang.(2010).基于FPGA的雷达数字接收机设计与实现..
MLA 冯振伟,et al."基于FPGA的雷达数字接收机设计与实现".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace