CORC  > 清华大学
一种QPSK位同步电路的设计
凌康 ; 王亮 ; 周祖成 ; Ling Kang ; Wang Liang ; Zhou ZuCheng
2010-06-09 ; 2010-06-09
关键词内插 FPGA 预滤波 Interpolation, FPGA, Pre-filter TN761
其他题名The Design of Interpolation-based QPSK Symbol Timing Synchronization Circuit
中文摘要本文针对QPSK调制信号,提出了一种立方内插、预滤波和Gardner定时误差检测相结合实现符号位同步的电路结构。在Matlab的AlteraDSPBuilder环境下实现该算法的设计,并进行功能仿真,最后在AlteraStratixII开发板上FPGA实现了该算法。此电路已用于实际的接收机中,工作时钟频率最高可达到130MHz,能够纠正0.1%的定时误差,性能良好。; In this paper, a circuit structure for symbol synchronizing is proposed,which is based on Cubic Interpolate、Pre-filter and Gardner TED.This loop is builded with Altera DSP Builder in Matlab and is implemented in Altera Stratix II FPGA board.This ciruit is used in an practical receiver,which can be corrected 0.1% symbol Timing error、work at clock rate up to 130MHz, and can work stably, has good performce..; 本项目受国家“八六三”高技术项目(2002AA1Z1380)
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/53781]  
专题清华大学
推荐引用方式
GB/T 7714
凌康,王亮,周祖成,等. 一种QPSK位同步电路的设计[J],2010, 2010.
APA 凌康,王亮,周祖成,Ling Kang,Wang Liang,&Zhou ZuCheng.(2010).一种QPSK位同步电路的设计..
MLA 凌康,et al."一种QPSK位同步电路的设计".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace