CORC  > 清华大学
基于0.18μm CMOS工艺8bit/150MHz折叠插值ADC
周蕾 ; 李冬梅 ; ZHOU Lei ; LI Dong-mei
2010-06-09 ; 2010-06-09
关键词折叠 插值 模数转换器 电流模 均衡 folding interpolation ADC current circuit averaging TN792
其他题名0.18μm CMOS 8bit/150MHz Folding and Interpolation ADC
中文摘要折叠插值模数转换器的转换速度快,可实现并行一步转换,但由于受到面积、功耗以及CMOS工艺线性度和增益的限制,其精度较低。提出了一种电流模均衡电路,能够有效地消除折叠电路中的共模影响,提高折叠电路增益及线性度,从而提高电路的转换精度。应用此技术,设计了一款折叠插值A/D转换器,工作电压为3.3 V,采样时钟为150 MHz,并通过0.18μmCMOS工艺实现,版图总面积为0.22 mm2。; Folding and interpolation A/D converter is widely used with high speed and one-step conversion.However,it may call for a large power consume,and the precision is limited according to the less linear and smaller gain of CMOS process.A current circuit for averaging was introduced to avert the affection of common plus,boost the gain of the folder and advance the linearity of the folding circuit.An 8bit,150 MHz folding and interpolation ADC with this averaging circuit was designed.The ADC is implemented in 0.18 μm CMOS mix-signal process and it takes 0.22 mm2 silicon area.; 国家自然科学基金(60475018); 国家高技术(863)重大专项基金(2003AA1Z1100)
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/53659]  
专题清华大学
推荐引用方式
GB/T 7714
周蕾,李冬梅,ZHOU Lei,等. 基于0.18μm CMOS工艺8bit/150MHz折叠插值ADC[J],2010, 2010.
APA 周蕾,李冬梅,ZHOU Lei,&LI Dong-mei.(2010).基于0.18μm CMOS工艺8bit/150MHz折叠插值ADC..
MLA 周蕾,et al."基于0.18μm CMOS工艺8bit/150MHz折叠插值ADC".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace