CORC  > 清华大学
应用于UWB系统的并行根升余弦滤波器设计
朱晓博 ; 肖振宇 ; 金德鹏 ; ZHU Xiao-bo ; XIAO Zhen-yu ; JIN De-peng
2010-06-09 ; 2010-06-09
关键词UWB 并行处理 根升余弦滤波器 现场可编程门阵列 UWB parallel processing raised cosine fir filter FPGA TN713
其他题名Parallel Square Root Raised Cosine FIR Filter Design in UWB
中文摘要针对超宽带(UWB)高速数字通信系统的需求,分析了滤波器的并行化设计方法,设计了4路并行根升余弦成形滤波器,并用Xilinx公司的FPGA芯片进行了验证,和传统根升余弦滤波器相比,本文的设计在速率上有明显优势。; Considering the Ultra Wide Band(UWB)high speed digital communication,the method of designing parallel for filter is analyzed in this paper.And a four-path parallel square root raised cosine filter is described,which is verified in Xilinx FPGA.Comparing with traditional square root raised cosine filter,this parallel filter has much superiority in term of speed.; 国家自然科学基金项目(NNSF-90607009); 国家“863”计划项目(2008AA01Z107); 国家基础研究计划项目(2007CB310701)
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/53574]  
专题清华大学
推荐引用方式
GB/T 7714
朱晓博,肖振宇,金德鹏,等. 应用于UWB系统的并行根升余弦滤波器设计[J],2010, 2010.
APA 朱晓博,肖振宇,金德鹏,ZHU Xiao-bo,XIAO Zhen-yu,&JIN De-peng.(2010).应用于UWB系统的并行根升余弦滤波器设计..
MLA 朱晓博,et al."应用于UWB系统的并行根升余弦滤波器设计".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace