CORC  > 清华大学
在线可编程准循环LDPC码高速编码器结构
赵明 ; 李亮 ; ZHAO Ming ; LI Liang
2010-06-09 ; 2010-06-09
关键词编码器 低密度奇偶校验码(LDPC) 在线可编程 encoder LDPC in-system programmable TN911.22
其他题名High throughput in-system programmable quasi cyclic LDPC encoder architecture
中文摘要为了实现宽带无线通信,提出了一种支持可变参数的准循环低密度奇偶校验码(QC-LDPC)编码器结构,在保证很高的吞吐率的前提下实现了在线可编程。该编码器采用类CPU结构,设计专用指令集,并内嵌校验矩阵存储器。将编码算法归纳为3类基本运算,设计2条专用指令就可实现任意QC-LDPC编码。通过外部总线在线配置指令和校验矩阵存储器支持多种码率码长的编码。结果表明:该结构相对于原有纯逻辑电路的结构可以在较少的资源下实现吞吐率超过1G b/s的参数可配LDPC编码。; A high throughput,parameter-configurable encoder architecture was developed for quasi-cyclic low-density parity-check(QC-LDPC) codes for future wideband wireless communications.Unlike normal encoders,the CPU-liked architecture includes an application specific instruction set,a specialized arithmetic logic unit(ALU) and a parity matrix RAM.The encoding algorithm is classified into three basic operations which can implement arbitrary QC-LDPC encoding schemes.The instruction RAM and parity matrix RAM can be configured by an external bus to support different sizes and rates.The CPU-like architecture achieves 1 Gb/s throughput for reconfigurable LDPC encoding with a smaller circuit than other purely logical circuit architectures.; 国家“八六三”高技术项目(2006AA01Z282); 国家“九七三”基础研究基金项目(2007CB310608)
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/53470]  
专题清华大学
推荐引用方式
GB/T 7714
赵明,李亮,ZHAO Ming,等. 在线可编程准循环LDPC码高速编码器结构[J],2010, 2010.
APA 赵明,李亮,ZHAO Ming,&LI Liang.(2010).在线可编程准循环LDPC码高速编码器结构..
MLA 赵明,et al."在线可编程准循环LDPC码高速编码器结构".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace