一种6读2写多端口寄存器堆的全定制实现 | |
张轩 ; 李兆麟 ; ZHANG Xuan ; LI Zhao-lin | |
2010-06-09 ; 2010-06-09 | |
关键词 | 多端口寄存器堆 高速SCL结构 全定制设计 自顶向下的设计流程 multi-port register file high-speed SCL structure full-custom design top-down design flow TP333 |
其他题名 | Full-custom Implementation of 6-read 2-write Multi-port Register File |
中文摘要 | 采用全定制设计方法实现了一种6读2写的32×32位的多端口寄存器堆,包括结构设计、电路设计、版图设计、仿真验证以及建模建库。该多端口寄存器堆的读写端口互相独立,在一个时钟周期内,能够同时读出6个32位数据,并写入2个32位数据。在电路实现上,采用高速SCL结构的地址译码和分组字线的方法来减少读写延迟。采用了0.18μm 6层金属P阱CMOS工艺来实现版图设计,通过了版图验证和后端仿真。; This paper presents a full-custom design of a multi-port 32x32 bits register file with 6 read ports and 2 write ports,including architecture design,circuit design,layout design,simulation and verification,modeling and library compiling.As all read/write ports are independent,it can read 6 32-bit data and write 2 32-bit data simultaneously in one clock cycle.The design employs high-speed SCL address-decoder and word-line grouping method to reduce access delay.Its layout is realized in 0.18μm 6-layer-metal P-trap CMOS technology and passes final verification and post simulation. |
语种 | 中文 ; 中文 |
内容类型 | 期刊论文 |
源URL | [http://hdl.handle.net/123456789/53398] ![]() |
专题 | 清华大学 |
推荐引用方式 GB/T 7714 | 张轩,李兆麟,ZHANG Xuan,等. 一种6读2写多端口寄存器堆的全定制实现[J],2010, 2010. |
APA | 张轩,李兆麟,ZHANG Xuan,&LI Zhao-lin.(2010).一种6读2写多端口寄存器堆的全定制实现.. |
MLA | 张轩,et al."一种6读2写多端口寄存器堆的全定制实现".(2010). |
个性服务 |
查看访问统计 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论