CORC  > 清华大学
高性能绝缘层上应变硅动态阈值MOSFET的设计优化
李德斌 ; 梁仁荣 ; 刘道广 ; 许军 ; LI De-bin ; LIANG Ren-rong ; LIU Dao-guang ; XU Jun
2010-05-12 ; 2010-05-12
关键词绝缘层上应变硅 动态阈值 MOSFET 台阶掺杂 Strained SOI Dynamic threshold MOSFET Stepped doping TN386
其他题名Design Optimization of High Performance Strained SOI Dynamic Threshold MOSFET's
中文摘要采用二维数值模拟的方法,研究了纳米尺度栅长的绝缘层上应变硅(SSOI)动态阈值(DT) MOSFET的特性,全面分析了台阶型沟道掺杂分布和沟道长度对器件开态和关态特性的影响。结果表明,通过调整轻掺杂的表面沟道和重掺杂的体杂质分布,DT SSOI器件能在较低的电源电压下实现比非DT器件更优的性能,同时不会造成明显的器件关态漏电。从实验结果可以预测,相对于非DT器件而言,DT器件在性能上的这种优势能够保持到32 nm栅长的技术节点。; 2-D device simulations were performed to investigate strained SOI(SSOI) dynamic threshold(DT) MOSFET's in nano-scaled gate length regime.The influence of the stepped channel doping and channel length on the on-and off-state characteristics was comprehensively analyzed.It has been shown that DT SSOI can achieve higher performance than the non-DT SSOI even under relatively lower power supply,without significant degradation of the off-state leakage,by adjusting the doping profile of the lightly doped surface channel and the heavily doped body.From this work,it can be predicted that the advantages of DT devices over non-DT devices are able to be hold on to the 32-nm gate length technology node.
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/28571]  
专题清华大学
推荐引用方式
GB/T 7714
李德斌,梁仁荣,刘道广,等. 高性能绝缘层上应变硅动态阈值MOSFET的设计优化[J],2010, 2010.
APA 李德斌.,梁仁荣.,刘道广.,许军.,LI De-bin.,...&XU Jun.(2010).高性能绝缘层上应变硅动态阈值MOSFET的设计优化..
MLA 李德斌,et al."高性能绝缘层上应变硅动态阈值MOSFET的设计优化".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace