基于FPGA的Camera Link输出编码设计
刘彪; 王建立; 吕耀文; 曹景太
刊名液晶与显示
2015-04-15
期号02页码:269-274
关键词输出编码 Camera Link FPGA 摄像机
中文摘要为了Camera Link摄像机的小型化和集成化,设计并实现了基于FPGA的Camera Link接口的编码输出功能。输出编码分为3个步骤:首先,完成图像像素数据到Camera Link PORT的映射;其次,根据DS90CR287的数据编码要求对PORT数据和同步时钟信号进行编码;最后,通过FIFO和并串转换功能模块完成图像数据和时钟编码信号的LVDS信号输出。使用ModelSim软件,对像素时钟为40 MHz的BASE模式进行了仿真,同时在实物实验中,完成了像素时钟为40 MHz的FULL模式的实验,通过以上两方面实验验证了设计的Camera Link输出编码方案的正确性和可行性。提出的编码方案稳定可靠,可以应用于不同模式下的Camera Link编码输出,具有很高的灵活性和应用价值。
内容类型期刊论文
源URL[http://ir.ciomp.ac.cn/handle/181722/53711]  
专题长春光学精密机械与物理研究所_中科院长春光机所知识产出
推荐引用方式
GB/T 7714
刘彪,王建立,吕耀文,等. 基于FPGA的Camera Link输出编码设计[J]. 液晶与显示,2015(02):269-274.
APA 刘彪,王建立,吕耀文,&曹景太.(2015).基于FPGA的Camera Link输出编码设计.液晶与显示(02),269-274.
MLA 刘彪,et al."基于FPGA的Camera Link输出编码设计".液晶与显示 .02(2015):269-274.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace